systemverilog相关论文
人们对网络安全的要求越来越高,提出了诸如TLS、IPsec等安全协议来保障网络层的通信安全,但一直缺少对更底层——数据链路层的保护......
21世纪以来,全球集成电路产业发生着重大变革,各种新兴技术推动芯片向着尺寸更小,规模更大的方向发展。验证是保证芯片功能正确实......
学位
近年来片上系统SoC(System on Chip)设计的集成度和复杂度不断提高,从而对SoC验证技术的要求也随之提高。芯片验证是SoC开发流程中的......
学位
在数字通信系统中,HDLC协议被广泛应用在数据链路层上,它的优点在于很便捷地实现数据的透明传输,满足数据链路大带宽,高可靠性,实......
近几年集成电路产业得到了飞速的发展,人工智能技术也脱颖而出,智能家居、智能办公得到了越来越多的关注和使用。但是要实现更高效......
学位
HDLC信号链路是国际标准化组织(ISO)制定的高级数据链路的控制规程(High Level Data Link Control,HDLC).遵循HDLC标准数据链路层......
随着集成电路工艺水平的不断发展,处理器芯片的系统集成度和复杂度也越来越高。在整个芯片项目周期中,验证环节所用的时间逐渐占到......
近几十年来,随着芯片尺寸和复杂度的增加,在IC设计中引入错误的可能性也大大增加,随之而来的是更加艰巨的验证工作。由于传统的验......
随着物联网技术的兴起和5G通信时代的到来,芯片需要满足更高和更复杂的性能要求,这给设计工作带来了极大的挑战。很小的失误便会造......
学位
随着智能科技的迅猛发展与社会智能信息化程度的加深,数据作为信息的载体已经演变成一种核心资产。然而伴随着个人隐私的泄漏,数据......
学位
随着集成电路技术的不断发展和制造工艺水平的不断提高,芯片规模逐渐扩大,功能也越来越复杂。如何在一定时间内发现设计中尽可能多......
随着集成电路的工艺不断发展,芯片的设计难度和复杂程度也不断增高。这使得芯片验证环节在芯片设计流程中的重要性不断提高,验证消......
随着外设总线对带宽的要求越来越高,PCIe总线协议被提出以取代传统的PCI总线。和PCI总线相比,PCIe总线由并行接口改为串行差分接口......
随着集成电路行业的不断发展,IC(Integrated Circuit)设计数字部分的复杂度越来越大,芯片规模成比例增加,每个芯片上的IP(Intellec......
图形流水线是GPU(Graphics Processing Unit)工作的通用模型.在图形流水线中,图元装配位于关键环节,为了提高改善图形流水线的速度和渲......
以UART总线接口为例介绍一种高性能验证平台。该验证平台基于SystemVerilog语言,以功能覆盖率为导向,通过带约束的随机方法产生测......
以UART总线接口为例介绍一种高性能验证平台。该验证平台基于SystemVerilog语言,以功能覆盖率为导向,通过带约束的随机方法产生测......
SystemVerilog是下一代芯片设计和验证语言,于2005年12月被标准化为IEEE P1800—2005。本文介绍SystemVerilog发展的过程及其对验证......
全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)日前宣布,其基于System Verilog的验证解决方案在去年迅猛发展,用该语言......
开发和设计并行处理器是一种有效提高图像处理速度的方法。本文分析了国内外近年来各种并行处理器的发展状况,提出了一种可扩展的面......
AFDX(AvionicsFullDuplexSwitchedEthernet,航空全双工交换式以太网)网络为航电系统提供了一种确定、余度的数据交换服务,其基础和核心......
随着硬件设计复杂度的提高,设计的后期验证在设计生命周期中占据的比重也越来越大。能否对设计进行全面有效的验证,是验证人员所面......
为解决航电系统仿真验证过程中大多数ARINC429板卡软件定时不精确、不可靠的问题,拟从硬件上实现多通道、并行、高精度定时循环发送......
为解决航电系统仿真验证过程中大多数ARINC429板卡软件定时不精确、不可靠的问题,拟从硬件上实现多通道、并行、高精度定时循环发送......
在ISO/IEC 18000-6C标准协议的基础上,对超高频射频识别(UHF RFID)标签数字基带的设计与实现展开研究。根据协议规定的标签数字基......
在ISO/IEC 18000-6C标准协议的基础上,对超高频射频识别(UHF RFID)标签数字基带的设计与实现展开研究。根据协议规定的标签数字基......
针对现行普遍的浮点运算器耗费面积较大,功能实现结构松散的问题,设计实现一款浮点及整数混合运算器(Mixture-Arithmetic Logic Unit,M......
针对现行普遍的浮点运算器耗费面积较大,功能实现结构松散的问题,设计实现一款浮点及整数混合运算器(Mixture-Arithmetic Logic Unit,M......
本文比较了AMBA的AHB协议和Wishbone协议,提出使用SystemVerilog语言实现AHB-Wishbone总线桥的方法。文中阐述了如何将SystemVeril......
本文比较了AMBA的AHB协议和Wishbone协议,提出使用SystemVerilog语言实现AHB-Wishbone总线桥的方法。文中阐述了如何将SystemVeril......
描述了一种基于SystemVerilog的网络处理器验证平台设计。该验证平台基于VMM架构,采用SystemVerilog语言编写所需的验证组件和功能......
顺应SoC的发展趋势,Accellera标准组织提议了一个统一设计语言SystemVerilog.本文主要讨论了SystemVerilog的特点、设计优势、现状......
随着集成电路设计规模的不断增大,设计验证工作越来越困难。介绍IEEE新标准SystemVerilog语言中用于验证的随机约束、功能覆盖率、......
随着集成电路设计规模的不断增大,设计验证工作越来越困难。介绍IEEE新标准SystemVerilog语言中用于验证的随机约束、功能覆盖率、......
针对符合IEEE 802.11的MAC协议的芯片设计,介绍一种新的验证方案。该方案以功能覆盖率为驱动,使用约束随机的激励完成验证,大大降......
验证平台建模的困难在于如何减少设计与验证之间的时序竞争风险,实现验证平台的复用和验证过程中的自动监测。SystemVerilog突破了......
验证平台建模的困难在于如何减少设计与验证之间的时序竞争风险,实现验证平台的复用和验证过程中的自动监测。SystemVerilog突破了......
介绍SystemVerilogVMM验证方法学在LCDController验证中的应用,指出它相对于传统Verilog验证方法的1优点,重点研究功能覆盖率的收敛......
传统的验证平台编写复杂,且难以在不同设计之间重用。采用SystemVerilog支持的VMM验证方法学,并结合带约束的随机验证和覆盖率驱动......
传统的验证平台编写复杂,且难以在不同设计之间重用。采用SystemVerilog支持的VMM验证方法学,并结合带约束的随机验证和覆盖率驱动......
针对一款网络协议处理芯片,为了保证其设计的正确性,提升验证效率,基于OVM架构,通过SystemVerilog语言搭建了具有受约束的随机激励生成......
针对I2C总线模块,介绍了一种基于Systemverilog验证环境的验证IP设计。这种基于面向对象设计的验证架构可以很容易地被重用。文中......
针对I2C总线模块,介绍了一种基于Systemverilog验证环境的验证IP设计。这种基于面向对象设计的验证架构可以很容易地被重用。文中......
随机约束在现代集成电路验证中已得到国际IC设计业界的普遍认可,并逐渐开始普及.与传统的定向测试比较,它在验证效率、验证覆盖率......
美国电气和电子工程师协会(IEEE)最近(2005年11月9日)批准了SystemVerilog硬件描述语言的新标准。新标准是为了适应日益复杂的系统芯片......
根据LDPC编译码器的功能和结构特点,提出一种基于VMM的验证方案以充分验证LDPC编译码器的功能,进而提升芯片性能。通过模拟实际的......
随着集成电路设计的复杂度越来越高,系统验证的难度也在不断地提高。为了能更有效地完成验证工作,需要采用先进的验证方法来构建高......
随着集成电路设计的复杂度越来越高,系统验证的难度也在不断地提高。为了能更有效地完成验证工作,需要采用先进的验证方法来构建高......
机载应答机对飞机安全有重大的影响,应当在功能仿真阶段模拟真实信号的脉冲宽度(含阈值)以对其中的可编程逻辑器件进行严格验证。首......
随着SystemVerilog成为IEEE的P1800规范,越来越多的项目开始采用基于SystemVerilog的验证方法学来获得更多的重用扩展性、更全面的......